簡易檢索 / 檢索結果

  • 檢索結果:共10筆資料 檢索策略: "電子工程系".cdept (精準) and ckeyword.raw="現場可程式化閘陣列"


  • 在搜尋的結果範圍內查詢: 搜尋 展開檢索結果的年代分布圖

  • 個人化服務

    我的檢索策略

  • 排序:

      
  • 已勾選0筆資料


      本頁全選

    1

    以現場可程式化閘陣列實現鎖相迴路延遲矩陣搭配雙倍資料率為基礎之高精度時間至數位轉換器
    • /106/ 碩士
    • 研究生: 藍建廷 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用鎖相迴路延遲矩陣為基礎之時間至數位轉換電路(Time-to-Digital con…
    • 點閱:327下載:0
    • 全文公開日期 2023/08/20 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    2

    以FPGA設計與實現一個基於DPWM的降壓型轉換器
    • /105/ 碩士
    • 研究生: 陳威儒 指導教授: 林銘波
    • 近年來大量的消費型電子產品與半導體技術不斷的快速演進,交換式電源供應器也因應電子技術的需求,朝向高效率、高密度、高頻化的發展。數位交換式電源供應器不需要額外的補償元件,並且具備了靈活性(flexib…
    • 點閱:557下載:13

    3

    以現場可程式化閘陣列實現基於多維延遲陣列之高精度低元件利用率暨多通道數位至時間轉換器
    • /111/ 碩士
    • 研究生: 陳臻 指導教授: 陳伯奇
    • 本論文提出以多維延遲陣列為基礎,結合相位排序及選擇技術實現多通道數位至時間轉換器(Digital-to-Time Converter, DTC),將參考時脈訊號利用鎖相迴路(Phase-Locked…
    • 點閱:239下載:0
    • 全文公開日期 2026/08/08 (校內網路)
    • 全文公開日期 2033/08/08 (校外網路)
    • 全文公開日期 2033/08/08 (國家圖書館:臺灣博碩士論文系統)

    4

    以現場可程式化閘陣列實現 三維延遲矩陣式數位至時間轉換器與 脈衝縮放延遲式數位脈波寬度調變電路
    • /110/ 碩士
    • 研究生: 林太森 指導教授: 陳伯奇
    • 本論文提出兩個以利用現場可程式化閘陣列(FPGA)所實現的電路架構,分別是以鎖相迴路(PLL)與延遲矩陣所設計之數位至時間轉換器(DTC) ,與基於脈衝縮放延遲線(PSDL)設計的數位脈波寬度調變(…
    • 點閱:242下載:0
    • 全文公開日期 2027/08/16 (校內網路)
    • 全文公開日期 2037/08/16 (校外網路)
    • 全文公開日期 2037/08/16 (國家圖書館:臺灣博碩士論文系統)

    5

    以雙鎖相迴路與雙倍資料率實現之現場可程式化閘陣列數位至時間轉換器
    • /105/ 碩士
    • 研究生: 吳念儒 指導教授: 陳伯奇
    • 隨著積體電路技術之精進,現今的電路功能日趨複雜。為了滿足大量製造之需求,自動測試成為積體電路製造過程中非常重要的一環。其中,自動測試儀器被廣泛運用,其前端模組核心電路之一即為數位至時間轉換器(Dig…
    • 點閱:337下載:0
    • 全文公開日期 2022/08/17 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    6

    以現場可程式化閘陣列實現鎖相迴路延遲矩陣為基礎之高精度時間至數位轉換器
    • /104/ 碩士
    • 研究生: 鍾玉壽 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用鎖相迴路延遲矩陣為基礎之時間至數位轉換電路(Time-to-Digital con…
    • 點閱:420下載:0
    • 全文公開日期 2021/08/01 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    7

    以現場可程式化閘陣列實現多重計數器為基礎之時間至數位轉換電路
    • /102/ 碩士
    • 研究生: 林智民 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array, FPGA)並能夠抵抗製程、電壓與溫度(process-voltage-temperature, …
    • 點閱:335下載:2
    • 全文公開日期 2019/08/05 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    8

    以現場可程式化閘陣列實現內建自我測試數位至時間轉換器
    • /111/ 碩士
    • 研究生: 陳柔羽 指導教授: 陳伯奇 黃仁宏
    • 本論文設計一個具備寬動態範圍與高解析度三維數位至時間轉換器架構,同時提出一個以延遲迴繞法設計的時間至數位轉換器,組成一個具備內建自我測試(Built-In Self Test, BIST)電路的數位…
    • 點閱:299下載:0
    • 全文公開日期 2028/08/09 (校內網路)
    • 全文公開日期 2033/08/09 (校外網路)
    • 全文公開日期 2033/08/09 (國家圖書館:臺灣博碩士論文系統)

    9

    以現場可程式化閘陣列實現延遲迴繞搭配排序與選擇機制之時間至數位轉換器及雙鎖相迴路與精密相位偏移控制法之數位至時間轉換器
    • /109/ 碩士
    • 研究生: 陳翔渝 指導教授: 陳伯奇
    • 本論文先提出以延遲迴繞法搭配相位排序與選擇機制所實現之時間至數位轉換器(Time-to-Digital Converter, TDC),利用延遲迴繞(Wrapping)效應,使輸入訊號經過延遲線逐級…
    • 點閱:354下載:0
    • 全文公開日期 2026/08/11 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    10

    以現場可程式化閘陣列實現鎖相迴路延遲環繞矩陣法及精密相位偏移控制法之高性能數位對時間轉換器
    • /108/ 碩士
    • 研究生: 王瑞霆 指導教授: 陳伯奇
    • 以FPGA平台實現時間轉換器這個領域已經發展了多年,由於近年來物聯網及環境感測器的需求的大幅成長,與該領域相關的研究又以以TDC電路為大宗,在輸出精確時間訊息的DTC電路由於應用上不如TDC豐富,因…
    • 點閱:281下載:0
    • 全文公開日期 2025/08/13 (校內網路)
    • 全文公開日期 2030/08/13 (校外網路)
    • 全文公開日期 2025/08/13 (國家圖書館:臺灣博碩士論文系統)
    1